课程中心 课程详情
数字集成电路静态时序分析基础
随到随学
1489人在学
4.67 (3人点评)
57人收藏 我要报名

课程主要内容

时序收敛是数字集成电路和FPGA都极为关注的指标,不管在前端RTL设计还是后端物理实现阶段都需要投入大量的时间和精力。本课程以经典书籍《Static Timing Analysis for Nanometer Designs: A Practical Approach》为教材,重点以Synopsys TCL语言入门、工艺库、复杂时序路径分析方法为核心内容,辅以时序分析笔试题,期望通过这门课程掌握静态时序分析方法。

参考书:

1)Static Timing Analysis for Nanometer Designs: A Practical Approach. J. Bhasker, Rakesh Chadha. Springer Science Business Media, LLC 2009. 

2)集成电路静态时序分析与建模. 刘峰, 机械工业出版社.出版时间:2016-07-01.


教师个人主页(复制网址到新窗口再打开;推荐国内用户访问githee,国外用户访问github.io):

http://www.dizhixiong.cn/

https://customizablecomputinglab.github.io/

https://customizablecomputinglab.gitee.io/

教师邮箱:zxdi@home.swjtu.edu.cn,若有关于课程的问题,欢迎邮件沟通!


讲师简介
  • 邸志雄

    博士,硕士研究生导师,西南交通大学信息学院电子工程系副系主任。CCF会员、中国图象图形学学会军民融合专委会成员、新工科联盟“可定制计算”专委会成员。研究方向为高性能图像编解码芯片技术研究、布局布线算法研究。近年来主持国家自然科学基金青年项目、四川省科技厅项高新重点项目等项目,参与完成了我国自主研制的首颗宇航级高速图像压缩芯片“雅芯-天图”。指导学生多次获得创芯大赛、全国大学生集成电路创新创业大赛、集成电路设计EDA精英挑战赛、全国大学生FPGA创新设计竞赛、Xilinx OpenHW等国家级奖项。